Implementierung einer 4-Bit MiniCPU in VHDL auf einem FPGA
- Die vorliegende Studienarbeit beschreibt die Entwicklung und den Aufbau einer 4-Bit MiniCPU mittels VHDL auf einem FPGA. Dabei werden alle Register und Busse auf Siebensegmentanzeigen herausgeführt um die Vorgänge innerhalb der CPU zu veranschaulichen.
| Author: | Christopher Israel, Marcel Jakobs |
|---|---|
| URN: | urn:nbn:de:kola-3200 |
| Advisor: | Merten Joost |
| Document Type: | Study Thesis |
| Language: | German |
| Date of Publication (online): | 2009/07/20 |
| Date of first Publication: | 2009/07/20 |
| Publishing Institution: | Universität Koblenz-Landau, Campus Koblenz, Universitätsbibliothek |
| Granting Institution: | Universität Koblenz, Universitätsbibliothek |
| Release Date: | 2009/07/20 |
| Tag: | Field programmable gate array; VHDL |
| Page Number: | 82 |
| Institutes: | Fachbereich 3 / Institut für Integrierte Naturwissenschaften |
| Dewey Decimal Classification: | 0 Informatik, Informationswissenschaft, allgemeine Werke / 00 Informatik, Wissen, Systeme / 004 Datenverarbeitung; Informatik |
| Licence (German): | Es gilt das deutsche Urheberrecht: § 53 UrhG |

