TY - BOOK A1 - Eichele, Herbert T1 - Multiprozessorsysteme N2 - Eine Einführung in die Konzepte der modernen Mikrocomputer- und Rechnertechnologie für Studierende der Elektrotechnik, Informatik/Datentechnik und Nachrichtentechnik. Rechnerarchitektur und Verbindungsstrukturen - Systemzuverlässigkeit und Fehlertoleranz - Parallelverarbeitung - Leistungsabschätzung und Maßnahmen zur Leistungssteigerung - Cache Speicher und Cache Kohärenz - Multiprozessor-Busse -16/32 Bit Mikroprozessoren - Transputer und OCCAM - Speicherverwaltung und Speicherschutz - Virtueller Speicher - Fehlertolerante Rechnerarchitektur - Betriebssysteme KW - Mehrprozessorsystem KW - Einführung Y1 - 1990 U6 - http://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:92-opus-95 SN - ISBN 3-519-06128-7 ER - TY - THES A1 - Thielemann, Jens T1 - Konzeptionierung eines drahtlosen EKG-Monitors T1 - Conceptional design of a wireless ECG Monitor N2 - Die Überwachung der Herzfunktion mittels Elektrokardiogramm (EKG) ist eine wichtige und unter Umständen lebensrettende Massnahme. Im stationären bzw. ambulanten Umfeld gilt sie schon lang als ein Standard-Diagnose-Verfahren. Patienten, bei denen die Herzbeschwerden nicht permanent auftreten sondern eher sporadischer Natur sind, müssen über einen längeren Zeitraum überwacht werden. Herzbeschwerden dieser Art treten oft als Herzrhythmusstörungen in Erscheinung. Im Rahmen dieser Masterarbeit wird ein drahtloser EKG-Monitor konzipiert, der die EKG-Signale des Patienten aufzeichnet und diese gegebenenfalls einem Arzt zur Diagnose übermitteln kann. Im Fokus der Arbeit steht die Signalaufbereitung und die Datenübertragung des EKG-Signals. Die Arbeit beginnt mit der Vorstellung des Systemkontextes der Monitoranwendung. Nach der Beschreibung des internen Aufbaus des Monitors, folgt eine Darstellung der Herzfunktion und der damit verbundenen Entstehung des EKG-Signals samt Erläuterung der EKG-Abschnitte. Zur Aufbereitung des Signals werden verschiedene Filterkonzepte vorgestellt und in Matlab simuliert. Um das nun aufbereitete Signal effektiv übertragen zu können, folgt eine Abhandlung von Techniken zur Datenreduktion und Codierung. Die Simulation von Übertragungsfehlern zusammen mit der Codierung erfolgt mittels eines dafür entwickelten Qt-Programms unter Windows. Die Beschreibung zur Detektion des EKG-Signals rundet die Arbeit ab. Die Algorithmen zur Signalaufbereitung, Teile der Datenreduktion und der Signaldetektion werden in einem Simulationsmodell unter Matlab realisiert. N2 - The survey of the heart function by Electrocardiogram (ECG) is an important and potentially live-saving measure. In the stationary and ambulatory Environment it is used long ago as a standard diagnostic method. Patients who suffer under heart trouble not permanently but rather sporadically, have to be surveyed over a longer time period. Heart trouble of that kind are often known as disturbance of the heart rhythm or arrythmia. In line with this masterthesis, a wireless ECG monitor will be designed, which records ECG signals of a patient and probably sends it to a phsyician for diagnostic issues. The focus of the thesis is the signalprocessing and the datatransmission of ECG signals. The thesis starts with the introduction of the ECG monitor system context. After describing the internal structure of the monitor a depiction of heart function follows with the ECG signal origin description and exposition of the ECG sections. For signalprocessing different filter concepts will be introduced and simulated in matlab. To transmitt the signal effectively, a disquistion about methods for datareduction and coding follows. The simulation of transmission errors together with the coding happens using by a Qt program developed under windows. The describtion for ECG signal detection rounds off the thesis. The algorithms for signalprocessing, parts of datareduction and signaldetection will be implemented in a simulation model under matlab. KW - Brustwandableitung KW - Elektrokardiogramm KW - Datenkompression KW - Rauschunterdrückung KW - Monitor KW - Störunterdrückung KW - EKG-Monitor KW - Prädiktion KW - Langzeit-Elektrokardiogramm KW - ECG Monitor KW - Prediction KW - Datacompression Y1 - 2009 U6 - http://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:92-opus-552 ER - TY - THES A1 - Görtz, Thomas T1 - Metriken im Kontext modellgetriebener Software-Entwicklung T1 - Metrics in the context of model driven software development N2 - IBM Rational bietet mit Rhaposdy ein populäres Werkzeug im Bereich der modellgetriebenen Software-Entwicklung für den Embedded-Bereich auf Basis der UML 2 an. Das Ziel der Arbeit ist der Entwurf und die Implementierung einer Applikation zur Bestimmung der Qualität von Modellen, welche mit Rhapsody erstellt werden. Zu diesem Zweck wird eine Auswahl der dazu notwendigen Mess- und Bewertungsverfahren getroffen. Die Umsetzung wird im Rahmen einer experimentellen Messung beurteilt. KW - Eingebettetes System KW - Software Engineering KW - Softwaremetrie KW - Softwareentwicklung KW - Anwendungssoftware KW - Software Modell KW - Embedded Software KW - Software Metrics KW - Software Model Y1 - 2009 U6 - http://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:92-opus-774 ER - TY - THES A1 - Wendt, Thilo T1 - Inference and Training of a Multilayer Perceptron in a Deep Reinforcement Learning Context on a FPGA N2 - This thesis addresses the design and verification of a multilayer perceptron (MLP) and the corresponding optimization algorithm, the batch gradient descent (BGD), on a FPGA using high level synthesis (HLS) for Xilinx devices. The solutions developed in this project are used in a reinforcement learning environment for the control of power electronic systems. The thesis briefly presents the principle of reinforcement learning, a mathematical description of the MLP and the BGD as well as programming techniques for HLS. The structure of the solutions and performance examinations are presented in the results part of the thesis. The project delivers functionally verified solutions for the execution on a FPGA. The solutions are able to process a three layer MLP with 16 inputs and outputs and 128 neurons in the hidden layer in 2,361 clock cycles at 100 MHz clock frequency which results in a runtime of 23.6 µs. The corresponding BGD for one training example features a minimum runtime of 13,141 clock cycles or 1,314 µs. However, performance is expected to further improve after resolving several issues described in the thesis. KW - FPGA KW - Artificial Neural Network KW - Batch Gradient Descent KW - High Level Synthesis KW - Neuronales Netz KW - Logiksynthese KW - Field programmable gate array Y1 - 2022 U6 - http://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:92-opus4-8521 ER - TY - BOOK A1 - Holl, Alfred A1 - Paetzold, Felix A1 - Breun, Robert T1 - Cooperative, cyclic-iterative knowledge gain in information systems anti-aging N2 - This study shows a new way of aligning the evolution of an organization’s information system with its own evolution: a methodological guideline for IS consultants is built upon an explicit epistemological basis. In the first part, given the epistemological properties of an organization (a psycho-social, time-sensitive environment), the need of a close cooperation between organization experts and IS experts (“observers” with different points of view) is underlined; “soft” skill training strengthens the effectiveness of communication between the two different perspectives in evaluating the “world” of an organization. A permanent cyclic-iterative knowledge gain is envisaged via the cooperation and convergence of different “scientific disciplines” and “approaches” that enable multi-level learning within the organization. Such learning constitutes a core method of information systems design, development and maintenance. In the second part, information systems are classified and the term information systems aging is defined. According to Lehman’s laws, a lack of appropriate anti-aging methods leads to an enormous increase in information systems complexity and, in consequence, to a complete loss of usability and maintainability of the information systems affected. Therefore, specific methods against information systems aging are presented for the different phases (analytic, synthetic and maintenance phase) of the information systems life cycle. All of these methods refer to the aspects of temporal dynamics of organizations and / or common responsibility of organization experts and IS experts and can be visualized by cycles of knowledge gain (mayeutic cycles). KW - Softwarewartung KW - Requirements engineering KW - Wissensrepräsentation KW - Erkenntnistheorie KW - Betriebliches Informationssystem KW - Change Management KW - Organi KW - Software-Alterung KW - maieutischer Zyklus KW - Multiperspektivität KW - cognition KW - creeping requirements KW - information systems aging KW - mayeutic cycle KW - multi-perspectivity Y1 - 2011 U6 - http://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:92-opus-805 SN - 978-3-00-034697-2 ER - TY - RPRT A1 - Melnyk, Viktor A1 - Bäsig, Jürgen T1 - Modelling DES Soft-Cores for information protection N2 - This paper discusses the possibilities of IPtechnologies for information protection. An analysis of modern information protection Soft-Cores which support symmetric block ciphers is given. Development perspectives of the Soft-Cores are described. The DES Algorithm and the variations of the architecture of the DES Soft-Core models are considered, their analysis provided and they are compared with some existing DES Soft-Cores on the world market. Two architectures - iterative and pipelined - are identified. Twenty six variations of the DES Soft-Core are proposed and a comparative analysis of their architecture is given. The proposed DES Soft-Cores support all of the discussed functional possibilities. Thus a high performance is achieved, the equipment volume for their realization is lowered and they can be used effectively in a wide spectrum of the application fields. T3 - Sonderdruck / Schriftenreihe der Georg-Simon-Ohm-Hochschule, Nürnberg - 9 KW - Data Encryption Standard Y1 - 2002 U6 - http://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:92-opus-1140 ER - TY - BOOK A1 - Siegl, Johann A1 - Eichele, Herbert T1 - Hardwareentwicklung mit ASIC N2 - Das Ziel dieses Buches ist es, in die systematische Entwurfsmethodik und in die Entwurfsverfahren zur Hardwareentwicklung mit ASIC einzuführen. Dies ist vor allem auch eine Einführung in die dafür entwickelten Entwurfswerkzeuge auf CAE-Workstations. Natürlich müssen die neuen Möglichkeiten der Hardewareentwicklung schon jetzt in der Ingenieurausbildung berücksichtigt und gelehrt werden. Das vorliegende Werk ist deshalb als Lehr- und Übungsbuch konzipiert. Es wendet sich an Studierende von hardwareorientierten Studiengängen und an Entwickler in der Praxis, die sich in neue Hardwareentwicklungsmethoden einarbeiten wollen. KW - Kundenspezifische Schaltung KW - Hardwareentwurf KW - Schaltungsentwurf KW - CAE-Entwurfswerkzeuge Y1 - 1990 U6 - http://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:bvb:92-opus-133 ER -