TY - GEN A1 - Kell, Gerald T1 - Entwurf von Anwenderspezifischen Schaltkreisen (ASICs) für hohe Taktfrequenzen unter dem Blickwinkel der Energieeffizienz Y1 - 2016 ER - TY - GEN A1 - Kell, Gerald A1 - Schulz, Daniel T1 - Bausteine für digitale Halbleiterchips im Projekt EuRISCOSi N2 - Ultraschnelle Chips arbeiten mit zehnfacher Geschwindigkeit im Vergleich zu aktuell verwendeten CMOS Computerchips und sollen bis zur Marktreife gebracht werden. Für spezielle Anwendungen wird ein „Baukasten“ in Form einer wiederverwendbaren Bibliothek geschaffen. Anwender können mit den Bauelementen spezielle Mikrochips (ASICs) entwerfen, die digitale Daten mit Taktfrequenzen bis zu 35 GHz verarbeiten können. Y1 - 2016 ER - TY - RPRT A1 - Kell, Gerald T1 - Ultraschneller RISC-basierter Operationsknoten in bipolarer SiGe-Technologie N2 - Das BMBF-geförderte Projekt EuRISCOSi soll unter anderem eine Standardzellen-Bibliothek für Taktfrequenzen bis 35GHz hervorbringen. Ziel ist der Entwurf von ultraschnellen ASICs für die Digitaltechnik. Technologische Basis sind SiGe-Transistoren mit Transitfrequenzen bis 500GHz. Y1 - 2016 ER -