TY - GEN A1 - Kell, Gerald T1 - Entwurf von Anwenderspezifischen Schaltkreisen (ASICs) für hohe Taktfrequenzen unter dem Blickwinkel der Energieeffizienz Y1 - 2016 ER - TY - GEN A1 - Kell, Gerald A1 - Schulz, Daniel T1 - Bausteine für digitale Halbleiterchips im Projekt EuRISCOSi N2 - Ultraschnelle Chips arbeiten mit zehnfacher Geschwindigkeit im Vergleich zu aktuell verwendeten CMOS Computerchips und sollen bis zur Marktreife gebracht werden. Für spezielle Anwendungen wird ein „Baukasten“ in Form einer wiederverwendbaren Bibliothek geschaffen. Anwender können mit den Bauelementen spezielle Mikrochips (ASICs) entwerfen, die digitale Daten mit Taktfrequenzen bis zu 35 GHz verarbeiten können. Y1 - 2016 ER - TY - GEN A1 - Lemke, Claudia T1 - Umfragedesign "LLM-Readiness" N2 - Das Umfragedesign "LLM-Readiness" - Gruppen- und Einzelumfrage unter Erstsemesterstudierenden der HWR Berlin im Wintersemester 2022/2023 - ergänzt die Publikation "Kritische Reflexion und Handlungsansätze zum Einsatz Generativer KI in der Wirtschaftsinformatik, welche zur Jahrestagung des AKWI im September 2023 eingereicht wird. KW - Umfrage KW - Forschungsplanung KW - Umfragedesign Y1 - 2023 U6 - http://nbn-resolving.de/urn/resolver.pl?urn:nbn:de:kobv:522-opus4-29099 ER -